INSTYTUT ŁACZNOŚCI

# **REFERATY PROBLEMOWE**

Zeszyt 102

Henryk Kotlewski

MODEL LABORATORYJNY CYFROWEGO TŁUMIKA ECHA DLA CYFROWEJ TRANSMISJI DUPLEKSOWEJ W ŁĄCZU JEDNOTOROWYM



Warszawa 1990

# 621,395,664,12

### INSTYTUT LACZNOŚCI

KOLO ZAKLADOWE STOWARZYSZENIA ELEKTRYKÓW POLSKICH

#### REFERATY PROBLEMOWE

Zeszyt 102

Henryk Kotlewski

MODEL LABORATORYJNY CYFROWEGO TŁUMIKA ECHA DLA CYFROWEJ TRANSMISJI DUPLEKSOWEJ W ŁĄCZU JEDNOTOROWYM

Warszawa 1990

10112

5-10063

Zespół Redakcyjny: doc. dr inż. Stanisław Sońta, mgr inż. Andrzej Stagrowski mgr inż. Krystyna Frączek

Opracował: jr inż. Henryk Kotlewski

Zakład Teleinformatyki (Z-16)

Instytut Łączności O/Służewiec 02-691 Warszawa, ul. Obrzeżna 7, tel. 47-55-61 w. 370

DELICTERA

Indestatus Louisedont :

Praca 5/16/2

Opiniował: inż. Stefan Jakubisi 🍋 5-10063

Maszynopis dostarczono dnia 1990.04.06.

W artykule opisano układ cyfrowego tłumika echa, pozwalający na kompensację zjawiska echa występującego w łączu jednotorowym. Omówiono inne zasady kompensacji zjawiska echa. Wykonano pomiary zasięgu transmisji modelu laboratoryjnego cyfrowago tłumika echa i podano spostrzeżenia wynikające z tych pomiarów.

Redaktor: mgr Krystyna Juszkiewicz

Montaż tekstu: Barbara Skwara

Dział Ogólnotechniczny Instytutu Łączności Warszawa, ul. Szachowa l Zam. 5/16/2/91/15/90. Nakład 70 egz.

#### Henryk Kotlewski

1 .

# MODEL LABORATORYJNY CYFROWEGO TŁUMIKA ECHA DLA CYFROWEJ TRANSMISJI DUPLEKSOWEJ W ŁĄCZU JEDNOTOROWYM

# SPIS TREŚCI

|      |                                         | Str. |
|------|-----------------------------------------|------|
| 1.   | Wprowadzenie                            | 1    |
| 2.   | Zjawisko echa                           | 1    |
| 3.   | Zasada kompensacji echa                 | 4    |
| 4.   | Podstawowe założenia wstępne            | 11   |
| 5.   | Wybór przetwornika analogowo-cyfrowego  | 12   |
| 6.   | Pakiet sterujący TLUMIKCY               | 14   |
| 7.   | Pakiet przetwornika analogowo-cyfrowego |      |
|      | i współpracy z mikrokomputerem          | 17   |
| 8.   | Konstrukcja, zmiany układowe,           |      |
|      | układy pomocnicze                       | 25   |
| 9.   | Wyniki pomiarów                         | 26   |
| 10.  | Uwagi końcowe                           | 27   |
| Vyka | az literatury                           | 29   |
|      |                                         |      |

Henryk Kotlewski

# MODEL LABORATORYJNY CYFROWEGO TŁUMIKA ECHA DLA CYFROWEJ TRANSMISJI DUPŁEKSOWEJ W LĄCZU JEDNOTOROWYM

#### 1. WPROWADZENIE

Transmisję dupleksową na łączach jednotorowych można uzyskać na następujących zasadach:

 odwracania kierunku transmisji sygnałów (tzw. ping-pong), z równoczesnym ograniczeniem sygnałów w funkcji czasu;

podział w pasmie częstotliwości;

3) kompensacji zjawiska echa.

W niniejszym artykule przedstawiono układ transmisji dupleksowej, wykorzystując trzecią zasadę pracy: kompensację napięcia echa przychodzącego do odbiornika.

Zrealizowano praktycznie układ cyfrowego tłumika echa, który kompensuje echo przychodzące z toru, poprzez jego wcześniejsze zapamiętanie w fazie wstępnej, określonej jako faza testu. W fazie normalnej pracy (transmisji sygnałów cyfrowych) zapamiętane echo jest odejmowane od sygnału wejściowego przychodzącego na wejście odbiornika.

Wykonano odpowiednie pomiary określające zasięgi transmisji przy szybkości 4800 bit/s.

#### 2. ZJAWISKO ECHA

Zjawisko echa występuje na skutek niedopasowania impedancji toru do impedancji układu nadawczego i odbiorczego oraz niejednorodności toru (odbicia sygnału użytecznego podczas transmisji wzdłuż łącza).

W wyniku niedopasowania impedancji część sygnału nadawanego wraca do odbiornika w stacji, gdzie nastąpiło jego wysłanie, zakłócając odbiór przychodzącego sygnału użytecznego (nadanego w stacji odległej). Największa część sygnału echa bierze się z braku zrównoważenia lokalnych układów ozgałęźnych.

Zastosowany w opracowaniu układ rozgałęźnika jest układem czynnym (rys. 1) i cechuje go minimalna tłumienność niezrównoważenia rzędu 12...15 dB, w pasmie częstoriliwości do około 10 kHz. Na wyjściu nadajnika N znajduje się czynny filtr dolnoprzepustowy zbudowany z wykorzystaniem wzmacniacza operacyjnego: tak, że oporność wyjściowa nadajnika N jest bardzo mała, i można jej praktycznie nie uwzględniać. Napięcie na wyjściu toru Uwy oraz napięcie na wejściu odbiornika Úl, zakładając, że transformator liniowy Iri jest "idealny", a jego przekładnia napięciowa wynosi 1:1, są równe i wynoszą:

$$\hat{U}1 = \hat{U}wy = \hat{U}n + \hat{Z}t/(R1 + \hat{Z}t).$$



Rys. 1. Rozgałęźnik czynny

Napięcie Ul jest podawane na wejście nieodwracające wzmacniacza operacyjnego WO i na jego wyjściu wynosi pno:

Napięcie do kompensacji napięcia Uwyl jest podawane na wejście odwracające wzmacniacza operacyjnego WO, przez rezystor Rn. Napięcie to na wyjściu wzmacniacza osiąga wielkość:

Oczywiście pełna kompensacja nastąpiłaby, gdyby w całym wymaganym pasmie częstotliwości:

$$\hat{U}wyl = -\hat{U}wyk$$
.

Zakładając, że: Rl = Rn = R, po przekształceniach otrzymuje się:

$$\hat{Z}k^{*}(\hat{Z}k + R) = \hat{Z}t^{*}(\hat{Z}t + R).$$

Najłatwiej ten warunek spełnić, gdy:

W praktyce trudno jest dobrać tak przebieg impedancji Żk (impedancja kompensująca), by w całym zadanym pasmie częstotliwości była ona zbliżona do impedancji toru Zt.

W opracowaniu IŁ impedancję Żk zrealizowano za pomocą dwójnika, złożonego z dwóch rezystorów i jednej pojemności. Minimalna tłumienność wzdłużna, w taki sposób zrealizowanego rozgałęźnika (jak już wcześniej zaznaczono) jest rzędu 12..15 db, w pasmie częstotliwości do 10 kHz, dla toru o maksymalnej długości 30 km.

W artykule [4] zrealizowano w technologi grubowarstwowej układ scalony, będący równoważnikiem impedancji toru telefonicznego, zawierający 5 jednakowych ogniw RC. Układ ten pozwala na realizację układu rozgałęźnika czynnago, o tłumianności wzdłużnej w pasmie 300 Hz .. 3,4 kHz większej od 40 dB, przy długościach toru do 10 km.

#### 3. ZASADA KOMPENSACJI ECHA

Tak jak zaznaczono wcześniej, w wyniku niezrównoważenia układów rozgałąźnych oraz niejednorodności toru powstają odbicia sygnału nadawanego i część mocy tego sygnału wraca do odbiornika stacji wyjściowej, zakłócając sygnał użyteczny pochodzący od nadajnike z przeciwległej stacji. Symetryczne tory kablowe wykorzystywane do transmisji danych w pasmie podstawowym wprowadzają duże zniekształcenie tłumieniowe, jak i opóźnieniowe. Na rys. 2 przedstawiono przykładowo krzywe charakteryzujące tor.pod wzglądem tłumienności jednostkowej i przesuwności jednostkowej.





W zależności od długości toru keblowego (perametry ne wykresach należy pomnożyć przez długości toru) parametry te wprowadzają w różnym stopniu wymianione typy zniekształceń. Szczególnie zniekształcenia te są "nieprzyjemne" przy większych długościach toru. Bardzo szkodliwe są zniekształcenia, związane z opóźnością toru, gdyż powodują one, że składowe widme sygnału o mniejszej częstotliwości są przesuwane w czesie zdecydowanie mocniej, niż składowe widma częstotliwości o częstotliwościach wyższych; wyrażając to inaczej; prędkość grupowe sygnałów o wyższych częstotliwościach jest dużo większe niż prędkość grupowa sygnałów o częstotliwościach niższych.

Zniekształcenia typu tłumieniowego i opóźnieniowego ograniczają zasięg i szybkość transmisji cyfrowej na łączach.

Ogólnie echo powstające na skutek wcześniej wymienionych przyczyn może być wyeliminowane poprzez wytworzenie jego przebiegu w czasie (repliki echa) i odjącie tego przebiegu od sygnału wejściowego odbiornika. Realizowane to jest w układach kompensatorów echa (rys. 3), o różnym stopniu komplikacji. Zadaniem układu kompensacji jest wytworzenie przebiegu czasowego, będącego dokładnym powtórzeniem echa przychodzącego wraz z sygnałem wejściowym odbiornika, na wejście "+" sumatora " $\Sigma$ ". Na wyjściu układu sumatora pozostaje "czysty" sygnał użyteczny Ub(t), pochodzący od nadajnika przeciwległej stacji. Stopień komplikacji układu kompensatora echa zależy od wymaganej szybkości transmisji oraz zasiegów wymaganych do uzyskania.

Znane metody cyfrowej kompensacji echa sprowadzają się w zasadzie do:

- 1) zastosowania filtru transwersalnego;
- 2) metody tablicowej;
- wprowadzenia fazy wstępnej, pomiaru wielkości napięcia echa.

5



Rys. 3. Zasada eliminacji echa przy dupleksowe, transmisji sygnałów cyfrowych w łączu jednotorowym

W przypadku metody pierwszej, tj. zastosowania filtru transwerselnego, napięcie echa jest tworzone w czasie rzeczywistym (transmisji sygnałów użytecznych), poprzez zsumowanie współczynników filtru wymnażanych przez odpowiadajace im binarne elementy sygnalu danych. Zastosowany jest specjalny algorytm adaptacyjny, dokonywujący obliczania aktualnego każdego ze współczynników filtru [7]. W praktyce realizacja tego rozwiązania jest dosyć trudna, ze względu ograniczenia czasowe. W czasie trwania pojedynczego na elementu, np. przy szybkości transmisji 9600 bit/s, wynoszącego około 52 µs i przy założeniu 16 próbek w czasie trwania tego impulsu należałoby obliczyć 128 współczynników, z których każdy jest reprezentowany przez słowa wielobajtowe. W związku z tym należałoby wykonać odpowiednią liczbę operacji sumowania słów wielobajtowych; co przy realizacji na dostepnych mikroprocesorach, natrafiłoby na trudności związane z małą szybkością pracy tych układów. Dla klasycznego mikroprocesora 8 bitowego Z80, stosowanego w podobnego układach: przy wykorzystaniu najszybszego wariantu typu realizacji (z zegarem 6 MHz), czas dodawania wynosi 1 µs.

6

Zastosowanie zaś mikroprocesora 16-bitowego 8086, zmniejsza czas dodawania do 0,8 µs. Są to czasy zbyt duże. Realizecja zaś hardwerowa układu byłaby bardzo uciążliwa.

W realizacji tablicowej [2] każda z możliwych wartości napięcie echs jest przechowywana w pamięci RAM, jako wielkość cyfrowa (rys. 4).



Rys. 4. Zasada działania tablicowego komparatora echá

Adresem tej pamiąci jest ciąg nadawanych danych cyfrowych. Na podstawie nadawanego słowa danych odczytywana jest z pamiąci RAM odpowiednia wartość cyfrowa odpowiedzi echa, która po przejściu przez przetwornik cyfrown-analogowy D/C odejmowana jest od sygnału wejściowego odbiornika. Wartości odpowiedzi echa na początku nie są znane i tworzy się je w sposób adaptacyjny, na podstawie sygnału błędu, z zastosowaniem odpowiedniego algorytmu stochastycznego lub znakowego. W zależności od znaku sygnału błędu zapamiętana wartość estymanty echa jest odpowiednio korygowana o +1 lub -1. Czas tzw. zbieżności, tj. okres od czasu rozpoczęcia pracy adaptacyjnej do osiągnięcia żądanego poziomu wytłumienia echa, jest proporcjonalny do długości słów adresowych LA,

podawanych na wejście adresowe pamięci RAM (najczęściej 8 bitów) orsz długości słów wyjściowych z pamieci RAM ŁO (najczęściej 16 bitów). Proporcjonalność ta występuje w topniu bardzo zależnym od wymienionych parametrów układu, bo až poprzez współczynnik 2^(LA + LO), gdzie: "^", oznacze że wyreżenie występuje za tym znakiem jest w wykładniku potęgi. Czas zbieżności, przy tak określonych parametrach osiąge wartości rzędu kilku minut; co w wielu zestosowanisch jest wielkością nie do przyjęcis. W związku z tym w praktycznych realizacjach układowych zastępuje się układ tablicowy przez kaskadowe połączenie dwóch kompensatorów echa, sterowanych tym samym słowem adresowym. Słowo wyjściowe z pamięci RAM ma długość dwa razy mniejsza (np. 8 oitów). Pozwale to na zdecydowane złagodzenie wymagań co do przetworników D/C, a najważniejsze umożliwia zmniejszenie czasu zbieżności do kilku sekund. Pierwszy kompensator echa . zapewnia kompensacje zgrubna (ogólnie: ecna o dużej amplitudzie), zaś drugi kompensator dokładna kompensacje echa ze stopnie pierwszego oraz likwiduje składowe echa o małych amplitudach.

W układzie tablicowym komparatora, jak zaznaczono wcześniej występuje faza "rozruchowa", określona przez czas zbieżności. Tę fazę można zastąpić fazę pomiaru napięcia echa, tzw. faza testu; co znacznie ułatwia realizację układową komparatora echa. To stało się podstawą przy opracowaniu w IŁ modelu cyfrowego kompensatora echa, dalej określanego nazwą cyfrowego tłumika echa. Wadą rozwiązania jest brak adaptacyjnego dostosowywania się do "powolnych" zmian warunków pracy. Ale wadę tę można ominąć, wprowadzając co pewien określony czas fazę testu.

Czes wykonywania testu może być znacznie krótszy od czasu zbieżności w metodzie tablicowej, gdyż podczas pomiaru stosowany jest algorytm pomiarowy, pozwalający przy minimalnej liczbie próbek określić wartość sygnału (oczywiście związane to jest ściśle z minimalnym czasem trwania jednego pojedynczego pomiaru). I tak, dla szybkości trensmisji 9600 bit/s, przy zastosowaniu odpowiedniej sekwencji testowej, praktycznie pomiary próbek scha mogą być realizowane w sposób ciągły, w każdym kolejnym takcie; wtedy można uzyskać czas trwania testu rzędu kilkudziesiąciu milisekund. Eliminując wpływ chwilowych zakłóceń i przekłamań wystąpujących w fazie testu, poprzez wielokrotne pomiary i ich statystyczną obróbkę, np. zakłedając 16-krotny pełny cykl pomiarowy; dochodzi się do czasu trwania fazy testu rzędu ułamków sakundy (200.300 ms).

Zasadę pracy cyfrowego tłumika echa, wykonanego w Zakładzie Z-16 IŁ, przedstawiono na rys. 5. Należy wyróżnić dwie fazy pracy:

1) fazę testu (rys. 5a);

2) fazę normalnej pracy (rys. 5b).

W fazie testu nadajnik nadaje odpowiednie sekwencje pomiarowe; nadajnik przeciwległej stacji jest w tym czasie wyłączony. Następuje sekwencja pojedynczych pomiarów napiecia echa, przychodzącego na wejście odbiornika. W każdym z taktów nadawanych przez nadajnik "historia" 7 bitów, wraz z aktualnie wysyłanym 8 bitem, zostaje zapamiętana w rejestrze przesuwowym "RP" i określa ona górne bity adresowe "AH", adresu pamięci RAM. Równocześnie wysterowywany jest układ adresowy próbek "AP", który określa liczbę i numer kolejnej próbki w pojedynczym takcie. Określa on także dolne bity adresowe pamięci RAM i przekazuje sygnał startowy "ST" do przetwornika analogowo-cyfrowego, dla rozpoczęcia każdego pojedynczego pomiaru. Liczba pomiarów napięcia echa przychodzacego na wejście odbiornika, określona jest przez liczbę możliwych sekwencji słów 8 bitowych (maksymalnie: 256) oraz liczbę pomiarów w każdym takcie (np. 16, 32).

W celu wyeliminowania zakłóceń i przekłamań, jest wykonywana odpowiednia duża liczba sekwencji pomiarowych, (np. 16, 32) i wyniki uzyskanych pomiarów są poddane odpowiedniej obróbce.





Rys. 5. Zasada pracy cyfrowego tłumika echa a) faza tekstu; b) faza transmisji danych

W fazie normalnej pracy (transmisji dupleksowej sygnałów cyfrowych), replika napięcia echa zapamiętana w postaci

BIBLIOTEKA Instytutu Łączności Nr <u>5-10063</u> cyfrowej w pamięci RAM jest odtworzona do postaci analogowej poprzez połączenie wyjścia pamięci RAM z odpowiednim przetwornikiem cyfrowo-analogowym "C/A". Sygnał otrzymywany na wejściu odbiornika, składający się z sygnału użytecznego "Ub(t)", nadawanego od nadajnika odległej stacji oraz napięcia ccha "Ue(t)", jest podany na wejście "+" sumatora " $\Sigma$ ". Na wejście "-" tego sumatora jest podana replika echa, odtworzonego z pamięci RAM. Na wyjściu sumatora uzyskiwany jest tylko sygnał użyteczny "Ub(t)". Precyzja, z jaką kompensuje się acho, zależy od wielu czynników. Jednym z podstawowych czynników jest rozdzielczość układu pomiarowego, mierzona liczbę bitów w zastosowanych przetwornikach A/A, i tak np. przy 8 bitowym przetworniku liczba skoków kwantyzacji wynosi 256.

#### 4. PODSTAWOWE ZAŁOŻENIA WSTĘPNE

W opracowaniu założono, że cyfrowy tłumik echa będzie analizował echo pochodzące od 8 taktów generatora podstawowego. Założenie to zakłada więc, że nie ma wpływu pierwszego bitu z siedmiu wysłanych bitów "historii", na aktualny pomiar odbywający się przy wysyłanym 8 bicie.

Założono wstępnie, że maksymalna szybkość transmisji wynosić będzie 9600 bit/s, ale jeśli możliwości układowe na to nie pozwolą, to należy ją zmniejszyć do 4800 bit/s. W czasie trwania jednego taktu generatora podstawowego powinno być wykonanych 16 pojedynczych pomiarów.

W układzie tłumika cyfrowego proponuje się zastosowanie układów ogólnie dostępnych.

Założenie wstępne, co do wykonania 16 pojedynczych pomiarów w czasie trwania jednego taktu podstawowego (ok. 52 µs), wyklucza zastosowanie do tego celu klasycznych układów mikroprocesorowych (typu 8080), gdyż najkrótszy czas wykonania pojedynczej instrukcji w tych układach jest rzędu 1 µs. Na każdy pomiar przypada kilka instrukcji mikroprocesorowych oraz wymagany czas zapisu do pamięci RAM; co przekracza sumaryczny czas, jaki może być przeznaczony na pomiar (rzędu 3 µs). Rozwiązanie układu pomiarowego w sposób hartwerowy, przy nadrzędnym mikroprocesorowym sterowalu całego urządzenia, byłoby najlepszym rozwiązaniem zagadnienia. Mała wartość czasu pojedynczago pomiaru, "zmusza do szukania" dla układu pomiarowego szybkich przetworników analogowo-cyfrowych, które przy wymaganych czasach przetwarzania możne zrealizować tylko drogą hardwerową.

Założono, że będzie wykonywanych 256 serii pomiarów po 16 pomiarów w każdej. Wyniki pomiarów dla tych 256 serii będą zapisywane w pamięci RAM o odpowiedniej pojemności. Bedzie możliwość wykonania pewnej zadanej programowo sekwencji ww. 256 serii pomiarowych (ap. 16), pobrania wyników tych pomierów, ich przetworzenia i następnie "załadowania" z powrotem w pamięci RAM. Założono wykorzystanie do tego celu mikrokomputera AMSTRAD CPC 6128, będącego na wyposażeniu Zakładu Z-16, którego parametry bardzo dobrze nadeją się do wyżej wymienionego zadania. Mikrokomputer CPC 6128 AMSTRAD posiada odpowiednie wyjścia rozszerzające, pozwalające na współpracę z urządzeniami zewnętrznymi o 8 bitowej szynie danych.

Wysterowanie układu przetwornika oraz przetworzenie wyników pomierowych 16 sekwencji pomierowych zrealizowano, opracowywując odpowiedni program, w podstawowym języku tego mikrokomputera: BASIC-u.

Z wstępnych ustaleń wynika ogólny podział tłumika echa na: zespół sterujący, zespół cyfrowo-analogowy, zespół współpracy z mikrokomputerem oraz układy pomocnicze. Przy pomiarach założono wykorzystanie modemu opracowanego w ZAKŁADZIE Z-16 IŁ.

#### 5. WYBÓR PRZETWORNIKA ANALOGOWO-CYFRGWEGO

Jednym z najważniejszych zadań przy opracowywaniu układu pomiarowego jest odpowiedni wybór przetwornika analogowo--cyfrowego (A/C). Obecnie na świecie produkowane są następujące typy przetworników: przetworniki z podwójnym lub poczwórnym całkowaniem, przetworniki napięcie-częstotliwość, przetworniki z kompensacją wagową i przetworniki typu "flash". Pierwsze dwa typy przetworników nie nadają się do przedstawianego opracowania, ze względu na zbyt duży czas przetwarzania, wynoszący zwykle powyżej 20..40 ms. Przetworniki typu "flash", czyli tzw. "błyskawiczne", cechuje bardzo mały czas przetwarzania (rzędu 10..50 ns), przy ograniczonej rozdzielczości. Łącząc umiejętnie w sposób kaskadowy te przetworniki można uzyskać większe rozdzielczości (np. 12 -bitowę rozdzielczość, przy czasie przetwarzania 500 ns). Ja grupa przetworników ostatnio jest coraz bardziej rozpowszechniana, ale obecnie ceny ich są jeszcze stosunkowo wysokie.

Najbardziej odpowiednim typem przetwornika do zastosowania pozostał typ przetwornika z kompensacją wagową. W grupie przetworników monolitycznych są one najliczniejsze. Cechuje je czas przetwarzania rzedu od 500 ns do 50 µs, przy rozdzielczościach od 8 do 14 bitów i przy stosunkowo dostepnych cenach. Projektowany układ pomierowy wymaga czasu pomiaru rzędu 1..2 µs; a więc odpowiedni dobór przetwornika z tej grupy spełnia wymagania. Jako standardowy przetwornik obecnie produkowany można wymienić układ 12 bitowy typu AD574A (firmy amerykańskiej Analog Devices), składający się z dwóch chipów monolitycznych umieszczonych w jednej obudowie, o czasie przetwarzania 25 µs. Krótkim czasem przetwarzania rzędu 3 µs, przy 12 bitowej rozdzielczości cechuje się układ przetwornika monelitycznego typu Am6112, opracowany w firmie Advanced Micro Devices. Układ ten dorównuje przetworni om hybrydowym (najczęściej dużo droższym od przetworników analogowych), mającym czasy przetwarzania rzedu pojedynczych µs, przy rozdzielczości 12 bitów.

W przedstawianym rozwiązaniu korzystne byłoby zastosowanie przetwornika analogowo-cyfrowego monolitycznego, bądź hybrydowego, który reslizowałby csłość pomieru, bez udziału dodatkowych układów.

Zdecydowano się na zastosowanie układów firmy TESLA, któ-"B są dostępna na naszym rynku, przy stosunkowo przystępnych cenach. Mają one parametry odpowiadające wymaganiom stawianym projektowanemu układowi pomiarowemu. Wadą jest to, że przetwornik enalogowo-cyfrowy należy składać z kilku układów, narażając się na problemy typu "złego prowadzenia mas", zakłóceń i sprzężeń pasożytniczych. Zastosowano następujące układy:

- układ przetwornika cyfrowo-analogowego MDAC 08, odpowiednik układu OAC 08, o bardzo małym czasie przetwarzania, wynoszącym 85 ns;
- układ rejestru aproksymacyjnego MHB 1402, odpowiednik układu AM 2502, o maksymalnej częstotliwości zegara równej 15 MHz;
- 3) układu źródła napięcia MAB 01, odpowiednik układu REF-01,
  precyzyjnym napięciu odniesienia równym 10.0 V.

Na podstawie wyżej wymienionych 3 podstawowych układów firmy TESLA oraz stosując odpowiednio szybkie układy pozostałe, możliwe jest uzyskanie minimalnego czasu przetwarzania przetwornika rzędu 2 µs.

#### 6. PAKIET STERUJĄCY TLUMIKCY

Zespół sterujący tłumika cyfrowego echa składa się z układów TLUDZL i TLUSTR, wykonanych na jednej płytce drukowanej, określonej nazwą TLUMIKCY. Dokładny opis wymienionych układów oraz ich schematy ideowe znajdują się w opracowaniu [3]. Zadaniem układów TLUDZL i TLUSTR jest wytworzenie podstawowych sygnałów i przebiegów, decydujących między innymi o rozpoczęciu i zatrzymaniu pracy, kasowaniu ogólnym tłumika cyfrowego echa i właściwym synchronizowaniu i wysterowaniu pozostałych układów (szczególnie układu pomiarowego) (rys. 6).



Rys. 6. Schemat ogólny pakietu TLUHIKCY

Wytworzone zostają w tym pakiecie m.in. sygnały: 2FW\-generatora podstawowego (ok. 52 µs), sygnały słów 8 bitowych wysyłanych do toru, będących jednocześnie adresami, służą-

cymi do adresowania górnych bitów pamięci RAM (Q0..Q7), takty pomiarowe TK7, TK8, sygnaly adresowe sluzgce do adresowania dolnych bitów adresowych pamięci RAM (QLO..QL3), ygnał określający czas próbkowania sygnału mierzonego HOLD, sygnał zakończenia 256 serii pomiarów (po 16 pomiarów w każdej), sygnał synchronizacji pracy poszczególnych zespołów i sygnał zapisu pojedynczego wyniku od pamięci RAM (WR6 ). Pakiet jest napędzany sygnałem zewnetrznego generatora kwarcowego FGP\, o czestotliwości 4.915 MHz. Wymienione na wstępie zespoły są wykonane na typowych układach ITL. Przy realizacji układów dzielników zastosowano układy UCY 7494, zaś przy wytwarzaniu przebiegów impulsowych układy UCY 74123. Wszystkie sygnały są odpowiednic synchronizowane w czasie. Na jeden takt pomiarowy przypada 16 impulsów HOLO, określających czas próbkowania sygnału echa, następnie 16 impulsów, określających czas trwania każdego pojedynczego pomiaru oraz 16 impulsów WR6 , określajacych czas wpisywania wyniku pomiaru do pamieci RAM (rys.7).



Rys. 7. Przebiegi czasowe w pakiecie TLUMIKCY, dotyczące sterowania serią pomiarów

16

Zamiast układu dzielnika binarnego "DZL2", wytwarzającego kombinacje słów 8 bitowych wysyłanych do toru, na czas testu (będącego jednocześnie źródłem adresu pamięci RAM), można dołączyć inny generator słów 8 bitowych (co zostało wykonane przy pomiacach końcowych).

# 7. PAKIET PRZETWORNIKA ANALOGOWO-CYFROWEGO I WSPÓŁPRACY Z MIKROKOMPUTEREM

Pakiet TLUMIKSA składa się z zespołu pomiarowego oraz zespołu współpracy z mikrokomputerem 8-bitowym AMSTRAD CPC 6128. Schemat ogólny zespołu pomiarowego przedstawiono na rys. 8. W zespole tym znajdują się układy przetwornika analogowo--cyfrowego, układy pamięci RAM, o organizacji 2048 słów 8 bitowych (w sumie 4 k8 pamieci), układy rejestrów szeregowo-równoległych, pozwalających na należyte zapamiętywanie i wysyłanie do toru w odpowiednich momentach czasu słów 8 bitowych oraz na odpowiednie wysterowanie szyn adresowych pamięci RAM, układy sterowania lokalnego pozwalające na odpowiednie wysterowanie wymienionych układów oraz pozwalejące na przejście z fazy testu do fazy normalnej pracy. Sygnały adresowania dolnych bitów pamięci RAM są podawane magistrala QL [0..3] na końcówki AO..A3 układów pamięci RAM (U3, U4--układy HM 6116). Czas zapisu informacji w tych układach wynosi 90 ns, a pełny cykl zapisu: 150 ns. Sygnały adresowania dolnych bitów pamięci RAM są podawane poprzez magistralę Q [0..7] na 8 bitowe rejestry równoległo-szeregowe U1, U2 (UCY 74198). Za pomocą lokalnego układu sterujacego nastepuje równoległe wpisanie sygnałów z magistrali Q[0..7] do rejestrów U1, U2, oczywiście w odpowiednio wyznaczonych do tego celu momentach czasu. Za pomocą sygnału generatora podstawowego, o częstotliwości 2FW, następuje przesuwanie sygnałów logicznych w rejestrze U1 (w fazie tekstu) i w rejestrze U2 (podczas trybu normalnej pracy). Z wyjścia OH układu Ul i wyjścia QA układu U2 sygnały cyfrowe są podawane na odpowiednie układy nadajnika, w celu



Rys. 8. Schemat ogólny zespołu pomiarowego

wysłania do toru. Zapis informacji do pamięci RAM, w fazie testu następuje poprzez podanie sygnału WR6\("O) logiczne), trwającego ok. 400 ns, na wejście WE układów U3 i U4 (przy wejściach OE na poziomie "1" logicznej). Odczyt numeracji podczas normalnej pracy następuje z pamięci RAM poprzez podanie na wejście OE układów U3, U4 sygnału "O" logicznego. W tej fazie następuje blokada wyjść QO..Q7 układu rejestru puforowego U9 (8282), poprzez podanie sygnału "1" log. na wejście "DE" tego układu. W trybie współpracy z mikrekomputerem informacje mogą być wpisywane i wypisywane z pamiąci RAM, poprzez 8 bitową szynę systemową danych D/AN [0..7]. W tym rodzaju pracy wyjścia QO..Q7 rejestru buforowego U9 są w stanie wysokiej impedancji, odizolowywując układ rejestru aproksymacyjnego U8, od pozostałej części ukłedu. Przebiegi czasowe sygnałów, zwięzane z pojedynczym pomiarem napiącia echa przedstawiono na rys. 9. Sygnał analogowy echa



Rys. 9. Przebiegi czasowe występujące w zespole pomiarowym, związane pojedynczym pomiarem

na wejściu "IN A" (rys.8),otrzymamy z wyjścia korektora układu liniowego odbiornika, podany jest na wejście układu próbkująco-pamięciowego (amplifier sample-hold) i następnie poprzez rezystor R17, na wejście IQUT\ przetwornika D/A U10 i wejście "-" komparatora U12 (MAB 360). Dla zakresu

0

pomiarowego +/-5 V wartość rezystora R17 wynosi 5 Kcm. Syonał HOLD w fazie testu otwiera układ próbkująco-pamietający UIS. Tylne zbocze impulsu HOLD wprowadza "O" logiczne na wiście Q przerzutnika U6 (UCY 7474), a sygnał ten podany na wejście Słukładu rejestru aproksymacyjnego U8 (MHB 1502). pownduje rozpoczącie pojedynczego pomiaru (moment czasu "tp"). Sygnał z wyjścia rejestru aproksymacyjnego U8--CC\ jest wprowedzeny w sten "1" log. Po siedmiu taktach generatora kwarcowego (częstotliwość FGP: 4,915 MHz) zostaja ustalone stany logiczne na wyjściach Q0..Q7 rejestru aproksymacyjnego U8; określające cyfrowo wielkość mierzonego napięcia echa. Sygnały z wyjść rejestru aproksymacyjnego poprzez rejestr buforowy U9, są podawane na wejścia B1..B7 układu przetwornika D/A Ulo (MDAC 08) oraz na wejścia 00..07 układów pamieci RAM U3, U4, Z wyjście IOUI\ przetwornika D/A (Ulo) sygnal jest podawany na wejście "-" szybkiego komparatora U12 (MAB 360). Czas propagacji sygnełu w tym komperatorze wynosi 13 ns. Sygnał z wyjście komparatora U12, w konwencji odpowiadającej poziomom logicznym układów TTĽ, jest przekazywany na wejście sterujące D rejestru aproksymacyjnego U8.

Napięcie wzorcowe +10 , wymagane do prawidłowej pracy przetwornika D/A(UIO) jest podawane ze źródła napięcia odniesienia UIL (MAB OI). Wartość tego napięcia oraz wartości rezystorów RI, R2, R3 i R4 decydują o zakresach prądów płynących na wyjściach IGUT i IOUT\. Zakres mierzonych napięć wejściowych Ux określa wartość rezystora R17, zaś zakres napięć wyjściowych z przetwornika Ux wartość rezystora R16. Wartość prądów Io\, Io płynących odpowiednio na wyjściach IOUT\ i IOUT układu UIO wyrażają się zależnościami:

$$Io = Uref/10K(R1) + Ux/5K(R') - Ib,$$

gdzie: Uref - napięcie odniesienia układu Ull,

- Ux napięcie wejściowe, podawane z wyjście układu próbkująco-pamiętającego (U13),
  - Ib prąd wejściowy komparatora.

$$Io = Uref/10K(R3) + Ux / 5K(R16) - Ik,$$

- gdzie: Ux∖ napięcie na wyjściu wzmacniacza operacyjnego Ul4,
  - Ik prąd kompensacyjny wzmacniecza operacyjnego Ul4 (głównie płynący przez rezystor RiO),

Należy zaznaczyć, że wartości Ib, Ik są stosunkowo małe i można je pominąć. Między prądami Io i Io występuje zależność:

Io = Iref [B1/2 + B2/4 + B3/8 + B4/16 + B5/32 + B6/64 + + B7/128 + B8/256]

gdzie: Iref = 2 mA.

Po przekształceniach ww. wyrażeń i przy założeniu kompensacji pradów Ib, Ik otrzymuje się:

Ux//5K = -Ux/5K, stad: Ux/= -Ux.

Napięcie Ux\, otrzymane na wyjściu wzmacniacza operacyjnego Ul4(MAB 357) (uzyskane z przetwornika D/A) jest równe co do wartości bezwzględnej napięciu mierzonemu i jest przesunięte względem niego w fazie o 180 stopni (co było celem tej realizacji układowej). W tablicy 1 pokazano, dla zakresu napięć mierzonych +/- 5 V, zależność napięć i prądów na wyjściach analogowych przetwornika od sygnałów cyfrowych podanych na wejścia 81..88 przetwornika.

W fazie normalnej pracy napięcie echa Ux wraz z sygnałem użytecznym Ub z wejścia "IN/A", jest podawane przez rezystor R11 (3 Kom) na wejście "-" układu sumującego

Tablica 1

Przetwornik D/A

| 81 | 82 | 83 | 84 | 85 | 86 | 87 | 88 | I Q<br>[mÅ] | Io<br>[mA] | Ux<br>[V] | Ux<br>[V] |
|----|----|----|----|----|----|----|----|-------------|------------|-----------|-----------|
| 1  | 1  | 1  | 1  | 1  | 1  | 1  | 1  | 1.992       | 0.000      | -5.0      | +5.0      |
| 1  | 0  | 0  | 0  | 0  | 0  | 0  | 1  | 1.000       | 0.984      | -0.080    | +0.080    |
| 1  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 1.000       | 1.000      | -0.000    | +0.000    |
| 0  | 0  | 0  | 0  | 0  | 0  | 0  | 1  | 0.008       | 1.984      | +4.920    | -4.920    |
| 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0.000       | 1.992      | +4.960    | -4.960    |

U15(MAB 357) wzmacniacza operacyjnego, pracującego w układzie odwracającym. Na to samo wejście "-" wzmacniacza sumującego U15 jest podane napięcie Ux\, otrzymane z wyjścia przetwornika D/A, po przejściu przez wzmacniacz operacyjny U14 (MAB 357). Napięcie będące sumą napięć: wejściowego z wejścia "IN A" (Ux + Ub) oraz napięcia. z wyjścia układu U14: Ux\, na wyjściu wzmacniacza operacyjnego U15 osiąga wartość napięcia Ub i z wyjścia "OUT A" jest podane na układy filtrów dolnoprzepustowych, a następnie komparator, znajdujące się poza opracowanymi pakietami, w części modemowej urządzenia.

Zespół współpracy z mikrokomputerem AMSTRAD CPC 6128, znajduje się w pakiecie TLUMIKSA i posiada wszystkie układy niezbędne do zapewnienia właściwej współpracy pakietów cyfrowego tłumika echa z mikrokomputerem. Mikrokomputer 8-bitowy AMSTRAD CPC 6128 ma gniazdo rozszerzające (expantion socket), które pozwala na dołączenie do magistral systemowych mikroprocesora mikrokomputera AMSTRAD (Z-80) odpowiednich sygnałów z pakietu TLUMIKSA. Wykorzystano możliwości dodatkowego adresowania urządzeń zewnętrznych, poprzez wykorzystanie następujących adresów (adresy w kodzie szesnastkowym):

F8EX, gdzie X = 0...9 i F8FY, guzie Y = 0...F.

22

Zapis i odczyt informacji z tak adresowanych portów, odbywa się z zastosowaniem następujących instrukcji [1]:

- 1. INP (<nr portu>) pobranie informacji cyfrowej, z wykorzystaniem 8-bitowej szyny danych, z portu o numerze <nr portu>;
- OUT < nr portu>, <LC> przekazanie liczby <LC> (liczba całkowita) do portu o adresie < nr portu>.

Przy współpracy mikrokomputera z cyfrowym tłumikiem echa, wykorzystuje się następujące tryby pracy: pojedynczy test (realizacja 16 pomiarów), przy kontroli zakończenia cyklu pomiarów drogą programową, bądź poprzez przerwanie (tryby pracy T2A, T2B), zapis i odczyt informacji z pamięci RAM układu pomiarowego oraz programowe kasowanie trybów pracy.

Wprowadzenie informacji do rejestrów U1, U2 (rys. 8) odbywa się pod adresem F8F2, przez przekazanie magistralą systemową danych D/S [0..7] (rys. 10), przez multipleksery U25 i U34 (2\*UCY 74157) danych na szynę wewnętrzną Q[0..7], a następnie do ww. rejestrów. Po wprowadzeniu danych do rejestrów, przekazuje się pod adresem portu F8F1 start do testu. Dokładny opis procedur postępowania przy współpracy urządzeń podano w opracowaniu 3.

W trybie pracy T3 następuje dołączenie magistrali wewnętrznej D/AN [0..7] do magistrali systemowej D/S [0..7] oraz dolnych bitów adresowych magistrali systemowej adresu A/S [0..3] do magistrali wewnętrznej QL [0..3], połączonej bezpośrednio z 4 dolnymi bitami adresu pamięci RAM. W trybach pracy T2, T3 następuje dołączenie sygnałów sterujących dc rejestrów U1, U2 i do pamięci RAM oraz odpowiednie wysterowanie układów pomiarowych. Można także programowo kasować tryby pracy oraz rejestry, znajdujące się w pakietach. Opracowano odpowiedni algorytm pracy, uwzględniający różne tryby współpracy urządzeń. Na podstawie tego algorytmu napisano odpowiedni pragram w języku BASIC mikrokomputera AMSIRAD CPC 6128. Program ten został uruchomiony i przebadany.



Rys. 10. Schemat ogólny zespołu współpracy z mikrokomputerem AMSTRAD CPC 6128

Po wyzerowaniu programowym układu możliwa jest praca z pojedynczą, wybraną sekwencją pomiarów, bądź praca ciągła, sprowadzająca się do realizacji 256 cykli pomiarowych. W programie są realizowane podstawowe podprogramy: zerowania, wprowadzania danych do rejestrów U1, U2, startu do pomiarów, sprawdzania zakończenia pojedynczej sekwencji pomiarów, pobierania wyników 16 pomiarów z pamięci RAM do tablicy wyników, przetworzenia wyników pomiarowych, umiesz-

24

czenia przetworzonych wyników pomiarowych w pamięci RAM pakietu TLUMIKSA. Dodatkowo opracowano podprogramy pomocnicze, takie jak: wyświetlanie przetworzonych danych oraz wyświetlanie wykresów czasowych przetworzonych danych. W programie istnieje możliwość wydruku pojedynczych sekwencji pomiarowych oraz odpowiadających im przebiegów napięcia. Mierzone i przetworzone dane mogą być zapisywane w odpowiednich plikach na 3 calowych dyskietkach, stosowanych w mikrokomputerze AMSTRAD.

## 8. KONSTRUKCJA, ZMIANY UKŁADOWE, UKŁADY POMOCNICZE

Model układu laboratoryjnego cyfrowego tłumika echa wykonano w typowym panelu, przystosowanym do standardu podwójna EUROKARTA. Opracowane pakiety TLUMIKCY i TLUMIKSA wykonano w tym standardzie. Przy przygotowywaniu schematów ideowych oraz obwodów drukowanych dla ww. pakietów wykorzystano program ORCAD, dla mikrokomputerów IBM PC XT/AT.

Na skutek njemožliwości uzyskania w układzie próbkująco--pamięciowym MAB 398(U13 - rys. 8), przy zadanej dokładności czasu próbkowania poniżej 1 µs, zdecydowano się na zrealizowanie układu przy szybkości 4800 bit/s. Układami, które zapewniały wymagany czas próbkowania poniżej 1 µs, były układy próbkujące firm amerykańskich ANALOG DEVICES i BURR--BROWN: ADSHM-5 i SHC 803BM (o czasach próbkowania rzędu 350 ns), ale ceny tych układów (powyżej 300 dolarów USA) przekreśliły zakup tych układów.

Zastosowanie kodu binarnego naturalnego z dekady "OZL2" (rys. 6) nie zdało egzaminu, gdyż występowanie składowych stałych i składowych o bardzo niskich częstotliwościach (patrz rys. 11) oraz stanów przejściowych w układach wejściowych nadajnika spowodowało, że mierzone napięcie echa było zależne od "historii" większej niż 8 bitów poprzedzających pomiar. W związku z tym użyto odpowiedniego generatora słów 8 bitowych. W układzie tego generatora 8 bitowe słowa wysyłane w tor są pobierane z pamięci programowalnej EPROM, a następnie przekształcane z postaci równoległej na szeregową.





#### 9. WYNIKI POMIARÓW

Stosując takie przyrządy, jak: konwerter podstawowy, detektor elementów błędnych oraz linię sztuczną wykonano podstawowe pomiary. Jako nadajnik sygnałów danych zestosowano na odległym końcu toru synchroniczny konwerter podstawowy SKP 600/9600 oprachwany w IŁ. Zamiast toru wykorzystano linię sztuczną. Jako odbiornik zestosowano detektor elementów błędnych DEB3 (produkcji PZT). Detektor ten podłączono do wyjścia komparatora, znajdującego się w części odbiorczej modemu. Pakiety TLUMIKCY i TLUMIKSA zostały dołączone do odpowiednich przekrojów modemu odbiorczego. W modemie tym ustawiono odpowiednio częstotliwości graniczne filtrów dolnoprzepustowych, tak w części nadawczej jak i odbiorczej, oraz ustawiono na odpowiednią wartość wzmocnienie wzmacniacza odbiorczego [3]. Amplituda napięcia nadewanego przez nadajnik na odległym końcu została ustawiona na 1,5 V. W generatorze słów 8 bitowych zastosowano następujące zestawy kodów (poprzez odpowiednie zaprogramowanie pamięci EPROM): naturalny kod binarny TO- (występują wszystkie kombinacje kodów), specjalne kody T1, T2, opracowane w Z-16 It (zəł. 9.1 i zəł. 9.3 w opracowaniu [3]) oraz kod binarny o wypełnieniu l:l (T3). Wyniki pomiarów, sprowadzające się do określenia zasięgów transmisji; podano w tablicy 2. Ponieważ testy T2 i T3 można uznać za testy bardzo specyficzne, zasięg docelowy można oszacować na ok. 15 km (test T1).

Tablica 2

| Lp. | Oznaczenie testu | Zasięg | Uwagi                 |
|-----|------------------|--------|-----------------------|
| 1.  | TO               | 14 km  | naturalny kod binarny |
| 2.  | T1 _             | 15 km  | oprac. Z-16 IŁ        |
| 3.  | T2               | 17 km  | oprac. Z-16 IŁ        |
| 4.  | T3               | 20 km  | kod o wypełnieniu 1:1 |

Wyniki pomiarów

#### 10. UWAGI KOŃCOWE

W cyfrowym tłumiku echa przy nadawaniu sekwencji pewnych kodów, np. naturalnego kodu binarnego (bezpośrednio z dzielników binarnych), przy większych długościach toru (>5 km) odpowiedz na wysyłane do toru 8 bitowe słowa zależy od "historii" większej niż 8 bitów. Szczególnie mocno zjawisko to występuje przy wysyłaniu w tor kodów o długim wypełnieniu "O" lub "l", np. 8:0, 7:1. Pojawiają się wtedy na wyjściu filtru odbiorczego modemu składowe wolnozmienne, o okresach większych od 2 ms, pogarszające odbiór sygnałów iżytecznych. Zjawisko to wiąże się z tym, że widmo częstotliwościowe pewnych kodów zawiera przebiegi składowe o przebiegach wolnozmiennych, a nawet składowe stałe (rys. 11b).

W sygnale nadawanym niedopuszczalne powinny być długie ciagi elementów binarnych o jednakowych poziomach, Sygnał liniowy nie powinien zawierać składowej stałej, a jego bieżąca suma cyfrowa (określona jako suma wartości cyfrowych jego elementów) powinna nieć wartość jak najmniejsza. Wahania tej bieżącej sumy cyfrowej powinny być też małe (co oczywiście zwiazawe jest z wartościami bieżącej sumy cyfrowej), gdyż wtedy składowe wolnozmienne są małe. Zastosowanie modulacji cząstkowych [5], w której sygnały nie zawieraja składowych stałych, realizuja te postulaty. W zakresie kodów ternarnych (trójwartościowych: 1,-1 i stan naturalny 0) i binarnych (l i -l pokazanych na rys. lla, szczególnie korzystne wydają się modulacja dipulsami bądź modulacja bipolarna (rys. lla fragment c/ i d/). We fragmencie e/ tego rysunku przedstawiono modulację AMI (Alternating Mark Inversion) posiadającą bardzo dobre właściwości widmowe i stosunkowo prostą realizację układową [2]. Ten typ modulacji jest podobny do modulacji dipulsami, tylko że czas trwania impulsów w modulacji AMI jest większy i równy odstępom jednostkowym. Bardzo korzystna pod względem odpor na zakłócenia i wartości bieżącej sumy cyfrowe ności jest modulacja różnicowym kodem difazowym, opisana w opra-[6] - rys. 1la, fragment f/. Zasada kodowani. cowaniu według tego kodu polega na względnej zmianie fazy kodu 🖌 'O", oraz pozostawieniu fazy sygnału be/ środku elementu Na końcu (fragment g/ na rysunku 11), zmianv dla 919 przedstawiono kod wykorzystujący sygnał podwyższonego ko sinusa, bez składowej stałej. Korygując ten ostatni sygnał w części nadawczej modemu, tak by uwzgledniał tłumienność i opóźność toru, wy doświadczeń uzyskanych w Z-16 IL, można uzyskać stosunkowo duże powiększenie zasięgu transmisji, Praktyczna realizacja układowa sprowadza się do wytworzenia odpowiedniego generatora przebiegu napięcia wysyłanego w tor, adresowanego "historią" nadawanych wcześniej elementów danych.

Oczywiście zasięg transmisji związany jest, przy określonej tłumienności toru i jego opóźności, rozdzielczością przetwornika. I tak przy rozdzielczości przetwornika A/C równej 8 bitów (skok kwantyzacji wynosi 256) właściwą kompensację echa można osiągnąć tylko dla mniejszych zasięoów. Przy dalszym zwiekszaniu zasiegu transmisji należałoby zastosować przetwornik o większej rozdzielczości, np. 12 bitowy. Wiąże się to wydłużeniem czasu trwania pojedynczego pomiaru, który jest parametrem bardzo krytycznym w tym rozwiazaniu. Wydaje się bardziej celowe kaskadowe połączenie dwóch 8 bitowych przetworników A/C i podział fazy testu na dwa fragmenty: pomiar zgrubny napiecia echa i pomiar dokładny. W tej Prugiej części pomiaru, napiecie echa dostarczane do pomiaru, byłoby zmniejszone o pomierzoną w pierwszej części pomiaru wartość zgrubną napięcia echa. Sumaryczny czas pomiaru zwiększyłby się dwukrotnie, ale nie jest on parametrem krytycznym, przy takiej realizacji układowej.

BIBLIOTEKA WYKAZ LITERATURY LITERATURY 5-10063

- 1. Amstrad CPC 6128. User Instruction.
- 2. Baran Z., Dąbrowski A., Włoztowski K.: Koncepcja i model laboratoryjny kompensatora echa dla szybkiej dupleksowej transmisji danych na łączach naturalnych. KSI'89, E-36, str 320. Akademia Techniczno-Rolnicza w Bydgoszczy, 6-8 września 1989.

- Kotlewski H.: Model laboratoryjny cyfrowego tłumika echa dla cyfrowej transmisji dupleksowej w łączu jednotorowym. Opracowanie IŁ Z-16, Warszawa 1989.
- A. Makowski M.S.: Elektroniczny równoważnik toru telefonicznego. KST'89, E-12, str. 98. Akademia Techniczno--Rolnicza w Bydgoszczy, 6-8 września 1989.
- Prece zbiorowa pod kierunkiem Z. Barana: Podstawy transmisji danych WKŁ, Warszawa 1982.
- Stańczek A.: Zestosowanie kodu difazowego różnicowego do transmisji sygnałów cyfrowych. KST'89, E-18, str. 142. Akademia Techniczno-Rolnicza w Bydgoszczy, 6-8 września 1989.
- Verhoeck N.A.M., Van Den Elzen H.C.: Digital Echo Cancellation for Basband Data Transmission. IEEE Transaction on Acoustics Speech and Signal Processing, vol. ASSP-27, December 1979.

